이 뉴스 릴리스 (제품 가격, 제품 사양, 서비스 세부 정보, 출시일, 연락처 정보, URL 등)의 정보는 공지 날짜입니다. 정보는 통지없이 변경 될 수 있으며 검색 날짜와 다를 수 있습니다. 최신 문의는 다음과 같이 문의하십시오.연락처 목록를 참조하십시오.
2004 년 4 월 19 일
Renesas Technology Co., Ltd.
토토 사이트.
고성능 임베디드 장치 용 32 비트 RISC CPU 코어 "SH-2A"개발
- 기존 모델에 비해 처리 토토사이트 로그인 뚫기 및 프로그램 코드 효율의 약 3.5 배,
실시간 토토사이트 로그인 뚫기 향상
자동차, 소비자 및 산업 장비를위한 고토토사이트 로그인 뚫기 실시간 제어 시스템에 이상적입니다-
Renesas Technology Co., Ltd. (회장 및 CEO : Nagasawa Koichi, 이하 Renesas Technology로 언급) 및 Hitachi Co., Ltd. (Shoyama Etsuhiko, HITACHI라고 불리는 Shoyama Etsuhiko)는 최근 32 바이트 RISC (REVINGED SET COMPUTH) CPU 코어, CPU 코어, CONTROON OUTOR, CORNOUTION을 개발했습니다. 소비자 부문.
이 CPU 코어는 SuperhTM*1RISC 마이크로 컨트롤러 CPU Core "SH-2"의 후임자이며, 성능이 크게 향상되고 프로그램 코드 효율성이 향상되었습니다. 또한 실시간 성능이 필요한 장치를 위해 설계되었으므로 단일 칩 마이크로 컨트롤러 및 자동차, 프린터 및 AC 서보의 엔진 제어와 같은 소비자 및 산업 장비 응용 프로그램을위한 단일 칩 마이크로 컨트롤러 및 SOC (System on Chip)에 이상적입니다.
배경
최근 몇 년 동안, 자동차 분야의 엔진 제어는 환경을 보존하고 연료 효율을 향상시키기 위해 더욱 복잡해졌으며, 또한 개발 도구의 진화를 통해 자동 코드 기술이 개발되었습니다*2의 도입으로 대규모 시스템이 단기간에 개발되는 경향이 있습니다. 또한 AC 서보와 같은 산업 분야에서 시스템이 점점 정확 해지고 있으며 프린터와 같은 소비자 분야에서는 시스템이 다기능되고 있습니다. 예를 들어, 인쇄 제어와 연결하는 동안 DSC 및 스캐너의 이미지 데이터의 고속 계산과 관련된 처리와 같은 속도가 높아질 필요가 있으며,이 필드의 제어 시스템에는 고속, 고토토사이트 로그인 뚫기 및 대용량 ROM이있는 마이크로 컴퓨터가 필요합니다.
이러한 배경으로 인해 Renesas Technology는 이전에 50MHz ~ 80MHz의 작동 주파수 및 단일 칩 마이크로 컴퓨터를 사용하여 32 비트 RISC CPU 코어 "SH-2"를 이전에 상용화했으며,이 시장에서 고속, 대용량 플래시 메모리 및 A/D 전환기와 같은 주변 기능이 장착 된 단일 칩 마이크로 컴퓨터가 장착되었습니다.
그러나 Renesas Technology와 토토사이트 는 더 빠른 속도와 더 높은 성능의 요구를 충족시키기 위해 토토사이트 로그인 뚫기2와의 우수한 호환성으로 새로운 RISC CPU 코어 인 토토사이트 로그인 뚫기2A를 공동으로 개발했습니다. 이 CPU 코어의 기능과 세부 사항은 다음과 같습니다.
기능 및 세부 사항
(1) 슈퍼 스칼라 방법*3그리고 하버드 건축*4채용
CPU 코어의 명령 처리 아키텍처 중 하나 인 SuperScalar 메소드를 사용하며 최대 두 개의 명령어를 동시에 실행할 수 있습니다. 또한 지침 및 데이터를 위해 데이터 버스를 분리하는 하버드 아키텍처를 사용하기 때문에 명령 섭취량과 데이터 액세스 사이에 충돌이 없습니다. 메모리 액세스가 연속적인 계산에서도 토토사이트 로그인 뚫기을 줄이지 않습니다.
(2) 200MHz에서 작동 할 때 360 MIP (초당 백만 명령)의 높은 처리 토토사이트 로그인 뚫기
기존의 "SH-2"는 최대 작동 주파수가 80MHz의 104 마일의 처리 성능을 갖습니다. "SH-2A"는 200MHz에서 작동 할 때 360 마일을 가지고있어 처리 성능의 약 3.5 배를 달성합니다.
1MHz의 단위 주파수 당 처리 토토사이트 로그인 뚫기은 슈퍼 스칼라 방법의 채택 덕분에 기존 1.3mips에서 1.8mips로 약 1.4 배나 개선되었습니다. 즉, 동일한 작동 주파수에서 약 1.4 배의 토토사이트 로그인 뚫기 향상을 달성 할 수 있으며, 동일한 토토사이트 로그인 뚫기이 필요할 때 더 낮은 작동 주파수에서 달성 할 수있어 전력 소비를 줄일 수 있습니다.
(3) 새로운 명령어 세트 및 코드 효율성 개선
"SH-2A"에 대한 명령어는 "SH-2"와 호환됩니다. 기존의 16 비트 긴 지침 외에도 새로운 32 비트 길이의 지침 및 주소 지침이 추가되었으며 FPU (Floating-Point Processing Unit)와 관련된 21 개의 지침을 포함하여 총 112 개의 지침이 추가되었습니다.
주소 지정 모드는 32 비트 긴 지침을 사용하면 프로그램 주소 정보 및 기타 정보가 명령어 코드에 저장되어 하나의 명령으로 더 넓은 영역에 액세스 할 수 있습니다. 이를 통해 더 작은 프로그램 코드 크기, 즉 필요한 메모리 용량, 즉 주소 정보가 메모리에 보관되는 경우와 비교하여 시스템 비용의 감소에 기여할 수 있습니다.
기타 실시간 제어 토토사이트 로그인 뚫기 및 코드 효율성을 향상시키는 다음 지침을 뒷받침합니다.
- 실시간 토토사이트 로그인 뚫기 향상을위한 비트 작동 지침
- 32 비트 길이의 데이터 및 1 명령의 속도 부서
- 모든 비트로 이동할 수있는 배럴 시프트 명령어
- 기능 서브 루틴 호출이 발생할 때 필요한 CPU 일반 목적 레지스터의 스택에 저장/복귀 할 수있는 하나의 명령어를 저장/복귀 할 수있는 멀티/로드 다중 인스턴트를 저장
명령어 세트는 "SH-2"와 호환되며 "SH-2"로 개발 된 프로그램을 재사용하는 데 사용할 수 있으며, 이는 시스템의 개발 기간을 단축하는 데 기여합니다.
(4) 인터럽트 이벤트가 발생할 때 응용 프로그램의 빠른 전환
일반적으로 인터럽트 이벤트가 발생하면 그 당시 CPU 내부의 레지스터 정보는 소프트웨어 처리를 통해 스택 메모리에 저장된 다음 인터럽트 이벤트에 응답하는 응용 프로그램이 실행되기 시작합니다.
"SH-2A"에는 레지스터에 대한 정보를 저장하기 위해 CPU에 내장 된 전용 레지스터가 있습니다. CPU 및 전용 레지스터는 전용 버스를 통해 연결되며 인터럽트 이벤트가 발생하면 내부 CPU 레지스터의 정보는 하드웨어로 고속으로 전용 레지스터에 저장됩니다.
이로 인해 인터럽트 이벤트가 발생하는 시점부터 실제 응용 프로그램 프로그램이 실행되기 시작할 때까지 "SH-2A"는 6 주기로 시작할 수 있습니다. 이를 통해 응용 프로그램 프로그램의 빠른 전환이 가능하여보다 반응이 좋고 고품질의 실시간 제어를 가능하게합니다.
개발 도구는 "SH-2A"에 대한 C/C ++ 컴파일러를 개발하고 작은 "E10A-USB"에뮬레이터 및 실시간 프로파일 러 기능이 장착 된 "E200F"를 지원할 계획입니다.
지금, Renesas Technology는 2004 년 3 분기까지 토토사이트 로그인 뚫기2A를 갖춘 최초의 제품을 상용화하고 지금부터 점차적으로 배치 할 계획입니다.
*1 |
SuperhTMRenesas Technology Co., Ltd.의 상표입니다. |
*2 |
자동 코드 기술 : 실제로 C 언어, 블록 다이어그램 및 숙박으로 코딩 할 필요가 없습니다. |
*3 |
슈퍼 스칼라 방법 : 컴퓨터 처리 속도를 높이기위한 한 가지 방법, 여러 컴퓨터를 한 시계에서 사용할 수 있습니다. |
*4 |
하버드 아키텍처 : 지침 및 데이터를 위해 데이터 버스를 별도로 만드는 아키텍처 |
* |
기타 제품 이름, 회사 이름 및 나열된 브랜드는 해당 소유자에 속합니다. |
 |
 |
응용 프로그램
|
  |
자동차 사용 : 엔진 제어 시스템, 바디 제어 시스템 등 |
  |
소비자 장비 : 프린터, DVD 레코더 등 |
  |
산업 장비 : AC 서보, 일반 목적 산업 인버터 등 |
 |
 |
사양
|
항목 |
사양 |
CPU 코어 이름 |
토토사이트 로그인 뚫기2A |
지침 수 |
112 명령 (21 FPU 관련 지침 포함) <토토사이트 로그인 뚫기2와의 고급 호환성> |
처리 토토사이트 로그인 뚫기 |
360mips, 400mflops (200MHz에서 작동 할 때) |
파이프 라인 수 |
5 계층 |
버스 건축 |
하버드 아키텍처 (명령/데이터 분리) |
발행 된 주문 수 |
슈퍼 스칼라 아키텍처 (동시에 발행 된 2 개의 지침) |
|
위