몸으로 점프

Hitachi

2555_2680문의 : 토토사이트 추천를 참조하십시오.

2010 년 2 월 8 일
Renesas Technology Co., Ltd.
토토 사이트.
Waseda University School Corporation
National University Corporation의 도쿄 기술 연구소

업계에서 최고 수준의 전력 성능 비율 37GOPS/W

[사진] 프로토 타입 칩
해외 토토사이트 순위토 타입 칩 사진

   Renesas Technology Co., Ltd. (회장 : Tsukamoto Katsuhiro / Heally Renesas Technology) 및 Hitachi Co., Ltd. (회장 및 CEO : Kawamura Takashi / Heighinafter Hitachi), Waseda University (회장 : Shairai Katsuhiko / Hightafter worda University) Kenichi / Heighinafter Tokyo Institute of Technology)는 최근 37GOPS (GIGA)의 전력 성능 비율을 가진 고성능 및 저전력 처리를 달성하는 여러 중앙 해외 토토사이트 순위싱 장치 (CPU) 코어 및 응용 프로그램 별 해외 토토사이트 순위서가 장착 된 이질적인 멀티 코어 시스템 LSI (이질적인 멀티 코어 LSI)를 개발했습니다.
  이 개발은 Semiconductor Application Project의 Hitachi Research and Development 본부의 이사 인 "정보 가전 제품을위한 이종 멀티 코어 기술의 연구 및 개발"(프로젝트 리더 : Uchiyama Kunio)에 의해 2006 년부터 진행된 Semiconductor Application Chip Project에 의해 NEDO (New Energy and Industrial Application Development Organization)에 의해 수행되었습니다.

  이번에 개발 한 이질적인 멀티 코어 LSI에는 일반 목적 32 비트 RISC가 핵심으로*1마이크로 컴퓨터 "Superh ™*2의 "SH-4A", 4 개의 동적 재구성 가능한 프로세서 코어 ", Flexible Engine (Fe라고 함) 및 2 개의"MX-2 "코어, 대규모 평행 매트릭스 프로세서 및 대규모의 병렬 처리 및 각각의 다른 특성에 따라 서로 다른 특성에 따라 달성 될 수 있습니다. 예를 들어, 얼굴 이미지를 감지하는 비디오 처리에 적용될 때 "MX-2"에 얼굴 감지, "FE"로의 이동 감지 및 "SH-4A"에 대한 데이터베이스 검색을 할당하여 고속으로 고성능 처리를 달성 할 수 있습니다. 또한 전력 소비가 줄어들어 정보 기기 및 IT 장비의 에너지 절약에 기여합니다.
  또한 자동으로 병렬화하는 기술을 개발하고 있으며,이 프로그램은 여러 유형의 해외 토토사이트 순위서 코어에 해외 토토사이트 순위스를 자동으로 할당하고이를 효율적으로 디버깅하는 소프트웨어 통합 개발 환경으로 이질적인 멀티 코어 LSI의 소프트웨어 개발 기간을 단축 할 수 있습니다.

이 기술 개발의 배경

  최근 자동차 내비게이션 장치, 디지털 TV, DVD 레코더, 홈 비디오 게임 콘솔 및 휴대폰과 같은 정보 가전 제품은 광대역 네트워크에 대한 연결, 오디오 및 이미지에 대한 다양한 멀티미디어 처리 기능을 포함하여 다양한 수요가 증가하고, 전력 소비가 적고, 성능이 높아지고, 수요가 높아지고, 가운데의 수요가 급격히 증가하고 있습니다. 다중 코어 기술 외에도 여러 유형의 해외 토토사이트 순위서 코어를 하나의 칩에 특성과 통합하는 이종 멀티 코어 기술은 고성능과 전력 소비를 지원하는 새로운 기술로 관심을 끌고 있습니다. 실행될 처리의 특성을 고려하고 이러한 해외 토토사이트 순위서에 해외 토토사이트 순위스를 할당하면 저전력 소비로 고성능을 달성 할 수 있으므로 미래의 글로벌 환경 보존의 관점에서 중요한 기술이됩니다.
 이러한 요구에 부응하여, 우리는 37gops/w의 고성능 및 저전력 소비를 달성하는 이질적인 멀티 코어 LSI를 개발했습니다. 단일 유형의 해외 토토사이트 순위서 코어를 통합하는 균질 한 멀티 코어에 비해 전력 성능 비율의 두 배 이상을 달성 할 수 있습니다.

개발 된 LSI의 특징

  • 1. 다양한 응용 해외 토토사이트 순위그램에 적용 가능한 이기종 구성
      이 프로토 타입 칩은 8 개의 최신 "SH-4A"코어, 특정 응용 프로그램을위한 4 개의 "FE"프로세서, 2 개의 "MX-2", 1 개의 VPU (비디오 프로세싱 장치), 하나의 오디오 디코딩 구성 요소 및 하나의 SPU (사운드 처리 장치)를 통합하며, 이는 사운드 디코딩 구성 요소 및 하나의 오디오 디코딩 구성 요소이며, 다양한 애플리케이션, 디지털 TV 제품 및 및 DIGN APPLICATIONS, 및 DIGLY APPLICATIONS, 및 DIGLA APPLICATIONS 및 DIGAL APPLICATIONS 및 DIGNE APPLICATIONS에 기존 할 수 있습니다. 클럭 주파수는 최대 648MHz (MegaHertz)이며 처리 성능은 최대 114.7 GOP입니다. 전력 소비는 648MHz에서 작동 할 때 약 3.07W이며 단위 전력 당 성능은 37GOPS/W 이상입니다.
      또한 Waseda University의 Kasahara Hironori 및 Kimura Keiji Laboratory에서 개발 한 이질적인 멀티 코어 자동 병렬화 컴파일러는 일반적인 CPU 코어 및 특정 목적 해외 토토사이트 순위서 코어 및 자동 전력 감소 제어에 대한 자동 할당을 가능하게했습니다. 구체적으로, 컴파일러를 사용하여 Waseda University에 설치된 이질적인 멀티 코어 아키텍처 및 API 검토위원회에서 IT 및 반도체 회사 모두가 개발 한 Oscar API 이종 멀티 코어 확장을 사용하여 순차적 프로그램에서 이질적인 다중 코어를위한 병행 프로그램을 자동으로 생성 할 수 있으며, 각각의 핵심을위한 전력 소비 감소를 통한 이질적인 다중 코어를 자동으로 생성 할 수 있습니다. 이러한 이기종 멀티 코어 프로그램의 자동 병렬화 및 전력 제어를 실현 한 세계 최초의 시간이며, 소프트웨어 개발 기간을 크게 줄일 수 있으며, 이는 수동 작업에서 오랜 시간이 걸렸습니다.
    또한 도쿄 기술 연구소의 Maejima Laboratory에서 개발 한 이질적인 멀티 코어를위한 통합 소프트웨어 개발 환경은 다양한 응용 해외 토토사이트 순위그램 및 해외 토토사이트 순위그램 개발에서 디버깅에 효과적 일 것으로 예상됩니다.
  • 2. 개선 된 데이터 처리 파워
      이전의 모든 "SH-4A"지침은 16 비트 와이드 지침이지만 매우 간단하고 매우 효율적이지만, 컴파일러가 명령 유형의 제한으로 인해 작업을 적절히 최적화 할 수없는 경우가 있습니다. 이 LSI에 설치된 "SH-4A"는 약 130 개의 새로운 32 비트 너비 지침을 추가했습니다. 이러한 지침은 전통적인 "SH-4A"의 제약을 보완 할 수 있습니다. 명령어 코드를 최적으로 할당함으로써, 우리는 "SH-4A"의 면적 증가를 2% 미만으로 유지하면서 10%에서 34%의 성능 향상을 달성했습니다. 구체적으로, 예를 들어, Dhrystone 2.1은 성능이 16% 향상되었습니다.
  • 3. 개선 된 데이터 전송 기능
    이 LSI에는 20 개가 넘는 프로세서 및 구성 요소가 장착되어 있습니다. 반면, 시스템 스케일이 증가함에 따라 단일 애플리케이션에서 사용되는 공간의 양은 점점 1GB (기가 바이트)를 초과합니다. 이러한 이유로, 다중 응용 프로그램이 동시에 실행되는 멀티 코어 시스템에서는 이러한 많은 프로세서 및 구성 요소가 사용하는 데이터를 저장할 공간이 부족합니다. 이 상황을 해결하기 위해 물리적 주소 공간을 32 비트에서 40 비트로 확장했습니다. 32 비트 물리 주소 공간은 최대 4GB의 공간을 처리 할 수 ​​있으며 40 비트 물리 주소 공간은 최대 1TB (테라 바이트)를 처리 할 수 ​​있으며, 이는 256 배입니다. 이 주소 공간 확장에 응답하여 "SH-4A"를 확장하고 특정 애플리케이션 프로세서 간 데이터 통신을 위해 데이터 전송 장치를 확장했습니다. 이 데이터 전송 장치를 사용함으로써 SH-4A의 CPU 성능을 소비하지 않고 SH-4A와 특정 사용을위한 프로세서 간의 데이터 통신을 수행 할 수 있습니다.

  이 기술은 2010 년 2 월 7 일부터 미국 샌프란시스코에서 개최 될 International Solid-State Circuits Conference (ISSCC)에서 2 월 8 일 (현지 시간)에 발표 될 예정입니다.

note

*1
RISC (감소 명령 세트 컴퓨터) : 명령어 세트를 단순화하여 하드웨어를 단순화하고 속도를 높이는 것을 목표로하는 컴퓨터.
*2
Superh는 Renesas Technology Co., Ltd.의 상표입니다.

연락처 정보

Renesas Co., Ltd. CSR 부서, 홍보 및 광고 부서 [책임 : 요다]
2-6-2 Otemachi, Chiyoda-Ku, 도쿄 100-0004 (Nippon Building)
전화 03-6756-5554 (다이얼 인)

토토 사이트. Central Research Institute 계획 사무소 [책임 : Kinoshita, Kudo]
280 Higashi-Keigakubo 1-Chome, Kokubunji City, 도쿄 185-8601
전화 042-327-7777 (다이얼 인)

Waseda University, 과학 공학 학부 과학 공학부, 정보 과학 및 공학과 [담당 : Kasahara]
3-4-1 Okubo, Shinjuku-Ku, 도쿄 169-8555
전화 03-5286-3371 (다이얼 인)

국립 대학교 공학 대학원 도쿄 기술 연구소 [책임 : Maejima]
4259-G2-28 Nagatsudacho, Midori-Ku, Yokohama, Kanagawa 226-8502
​​전화 045-924-5460 (다이얼 인)

Adobe Reader 다운로드
PDF 파일을 보려면 Adobe Systems Incorporated를 클릭하십시오.Adobe® Reader®필요합니다.